SOC-GP-M 平臺是一個用于低成本、低功耗SOC項目而開發(fā)的SOC設(shè)計與驗證環(huán)境,主要針對以Cortex-M系列為核的SOC項目。
SOC-GP-M 平臺由32位處理器內(nèi)核和一系列可選擇、可配置的外設(shè)模塊組成,這些外設(shè)模塊針對低成本、低功耗的應用場景進行了設(shè)計優(yōu)化,在兼顧性能的同時大幅度減小了模塊的面積。
利用SOC-GP-M平臺,用戶只需要關(guān)注其項目的差異化部分,可以減少模塊設(shè)計與驗證的時間和風險,從而大幅度縮短項目的研發(fā)周期,提高項目的成功率。
SOC-GP-M平臺包括如下組成部分:
- 32位微處理器內(nèi)核(需第三方授權(quán))
- 采用Verilog HDL語言設(shè)計的各外設(shè)模塊源代碼
- SOC仿真環(huán)境與測試程序
- 參考綜合腳本
- 基于CMSIS的參考外設(shè)驅(qū)動
- Cortex-M Keil MDK 項目文件
- FPGA評估板
SOC-GP-A 平臺是一個用于高性能SOC項目而開發(fā)的設(shè)計與驗證環(huán)境,主要針對以Cortex-A系列為核的高端SOC項目。
SOC-GP-A 平臺由32位處理器內(nèi)核和一系列可選擇的外設(shè)模塊組成,通過可配置Bus Matrix實現(xiàn)互連(參見下圖)。該平臺的大多數(shù)外設(shè)模塊可以從本公司直接授權(quán)。此外,平臺還提供了一套包括多源異步時鐘控制、復位控制、功耗控制的系統(tǒng)控制參考設(shè)計。
利用SOC-GP-A平臺,用戶只需要關(guān)注其項目的差異化部分,可以減少模塊設(shè)計與驗證的時間和風險,從而大幅度縮短項目的研發(fā)周期,提高項目的成功率。
SOC-GP-A平臺包括如下組成部分:
- 32位處理器內(nèi)核(需第三方授權(quán))
- 采用Verilog HDL語言設(shè)計的諸多外設(shè)模塊源代碼
- SOC仿真環(huán)境與測試程序
- 參考綜合腳本
- 參考外設(shè)驅(qū)動程序
SOC-SP-DVR 平臺是一款主要面向音視頻應用的架構(gòu)。
處理器:32位RISC CPU內(nèi)核,工作頻率333MHz,帶有音頻DSP加速引擎,完成24位精度48K立體聲MP3編碼、16K單聲道編碼
視頻編碼:高性能硬件視頻編碼器,支持MPEG4、H.264、JPEG等多種格式的視頻圖像編碼,具有WXGA(1024x768)或720p(1280x720)30fps處理能力。支持雙碼流編碼,支持CBR/VBR。采用JPEG編碼時,可支持4096x4096的最高分辨率
視頻輸入接口:一路視頻輸入端口,支持多種CMOS Sensor,最高分辨率4096x4096,支持ITU BT.601 / BT.656 / BT.1120-SDR / SMPTE 296M標準,同時內(nèi)置降噪功能和圖像縮放功能
音頻接口:串行數(shù)字音頻輸入輸出,支持PCM、TDM、I2S、AC97等協(xié)議
內(nèi)存接口:16位MDDR/DDR2控制器,支持MDDR/DDR2-400
大容量存儲:
- MLC-NAND Flash控制器,24-bit BCH糾錯;
- SD/MMC控制器;
- ATA硬盤控制器
USB:USB 2.0 OTG控制器,并集成USB 2.0 OTG PHY
以太網(wǎng):支持10/100/1000M以太網(wǎng),采用MII / RMII / RGMII標準接口
無線連接:WIFI MAC接口 或 2.4G RF Transceiver接口,內(nèi)置RSECC RF編解碼糾錯引擎
安全引擎:具有多任務(wù)處理功能的DES / 3DES / AES / SHA1 / SHA256 / CRC加解密模塊